Laporan Akhir



 1. Jurnal [kembali]










 2. Alat dan Bahan [kembali]

Gambar 1.1 DL2203C Module D’Lorenzo


Gambar 1.2 DL2203S Module D’Lorenzo


Gambar 1.3 Jumper

1.    Panel DL 2203C

2.    Panel DL 2203D

3.    Panel DL 2203S

4.    Jumper


3. Rangkaian Simulasi [kembali]

- Rangkaian Shift Register




 4. Prinsip Kerja Rangkaian [kembali]

- Rangkaian Shift Register

Rangkaian ini menggunakan IC 74HC194 yang merupakan universal shift register 4-bit. IC ini dapat digunakan untuk menyimpan data dan memindahkannya ke kanan (shift right), ke kiri (shift left), melakukan parallel load, maupun tetap mempertahankan data (hold), tergantung kombinasi input kontrol S0 dan S1. Input D0–D3 berfungsi sebagai data paralel yang dapat dimasukkan ke dalam register saat mode parallel load aktif. Pin SR (serial right) digunakan sebagai masukan data serial saat dilakukan pergeseran ke kanan, sedangkan pin SL (serial left) sebagai masukan data serial saat dilakukan pergeseran ke kiri. Input CLK adalah sinyal clock yang mengatur kapan data dipindahkan atau dimuat ke dalam register, sementara MR adalah master reset yang berfungsi untuk menghapus semua data sehingga output Q0–Q3 menjadi logika rendah. Setiap kali clock diberi pulsa, data pada input sesuai dengan mode operasi (berdasarkan S0 dan S1) akan dipindahkan ke register, lalu ditampilkan pada output Q0–Q3. Dengan demikian, rangkaian ini dapat digunakan untuk berbagai aplikasi seperti penyimpanan data, pergeseran data, maupun pengolahan sinyal digital secara sekuensial.

 

 5. Video Rangkaian [kembali]

- Video Percobaan 2a




- Video Percobaan 2b



- Video Percobaan 3



 6. Analisa [kembali]











7. Link Download [kembali]

Download Rangkaian Shift Register klik disini

Download Video Percobaan 2a klik disini

Download Video Percobaan 2b klik disini

Download Video Percobaan 3 klik disini










Komentar

Postingan populer dari blog ini