Laporan Akhir 1



 1. Jurnal [kembali]











 2. Alat dan Bahan [kembali]

Gambar 1.1 DL2203C Module D’Lorenzo


Gambar 1.2 DL2203S Module D’Lorenzo


Gambar 1.3 Jumper

1.    Panel DL 2203C

2.    Panel DL 2203D

3.    Panel DL 2203S

4.    Jumper


3. Rangkaian Simulasi [kembali]

- Rangkaian JK Flip Flop dan D Flip Flop




 4. Prinsip Kerja Rangkaian [kembali]

- Rangkaian JK Flip Flop

Rangkaian JK Flip Flop adalah rangkaian penyempurna atau solusi dari rangkaian RS Flip Flop dimana tidak ada kondidi terlarang. Pada rangkaian ini tetap inputan paling utama adalah set dan reset. Untuk inputan set dan reset aktif low yang berarti aktif ketika berlogika low atau 0. Ketika set dan reset bernilai 1 atau logika high maka tidak aktif, maka nilai output didapatkan berdasarkan nilai j dan k beserta falling edge dari clock. Misalkan j= 1 dan k=1 maka ketika clock falling edge nilai output akan toogle, dimana nilai output sekarang merupakan nilai kebalikan dari nilai output sebelumnya.

- Rangkaian D Flip Flop

 Rangkaian D Flip Flop adalah rangkaian RS Flip Flop yang dimana 2 input disatukan menajdi satu input dengan input reset dinotkan. Untuk D Flip Flop nilai input yang paling utama untuk dijadikan output tetap sama yaitu set dan reset. Ketika set dan reset berlogika high maka tidak aktif, dan nilai output akan berdasarkan nilai D dengan clock rising edge dimana ketika clock berlogika low akan menyimpan data dan ketika logika high akan mengubah data.   

 5. Video Rangkaian [kembali]

- Video JK Flip Flop






- Video D Flip Flop







 6. Analisa [kembali]



7. Link Download [kembali]

Download Rangkaian JK Flip Flop dan D Flip Flop  klik disini

Download Video JK Flip Flop klik disini

Download Video D Flip Flop klik disini










Komentar

Postingan populer dari blog ini